banner
Centre d'Information
Nous nous donnons pour priorité d’ajouter constamment des produits nouveaux et créatifs à notre collection dans le monde entier.

GOWIN Semiconductor et Andes Technology Corp. annoncent le premier RISC

Jan 12, 2024

GOWIN propose l'IP du processeur Andes A25 RISC-V et le sous-système AE350 comme cœurs durs instanciés dans son FPGA GW5AST-138

San José, 29 août 2023 (GLOBE NEWSWIRE) -- Andes Technology Corporation (TWSE : 6533 ; SIN : US03420C2089 ; ISIN : US03420C1099), l'un des principaux fournisseurs de processeurs RISC-V 32/64 bits haute efficacité et faible consommation. cores et membre fondateur de RISC-V International, est ravi d'annoncer que son processeur IP AndesCore™ A25 RISC-V et son sous-système périphérique AE350 sont renforcés et intégrés dans la puce FPGA GW5AST-138 de GOWIN Semiconductor, la société de FPGA à la croissance la plus rapide au monde. . Cette intégration, l'un des premiers microcontrôleurs RISC-V complets dans un FPGA, fournit aux concepteurs la puissance du processeur A25 et les périphériques dont la plupart des processeurs ont besoin sans consommer de ressources FPGA. Ainsi, l'équipe matérielle peut alimenter le FPGA avec sa conception à valeur ajoutée tandis que l'équipe logicielle peut simultanément créer du code d'application basé sur le riche écosystème RISC-V.

« Andes s'engage à fournir des technologies RISC-V de pointe permettant aux développeurs de créer des solutions innovantes et efficaces. L'intégration du processeur A25 RISC-V et du sous-système périphérique AE350 en tant que noyau dur dans le FPGA GW5AST-138 de GOWIN Semiconductor marque une étape importante dans la réalisation de cette vision », a déclaré Vivien Lin, vice-présidente des ventes d'Andes pour l'Amérique du Nord. « Cela représente une étape importante pour l'architecture RISC-V car elle fournit à nos clients communs une plate-forme de développement matériel polyvalente pour créer, déboguer et vérifier leur conception SoC finale avant de valider leur netlist pour la fabrication de silicium. Pour les clients n’ayant pas besoin d’un SoC, cela permettra de disposer d’un ordinateur RISC-V complet, prêt à piloter leurs applications finales.

"Dans la famille Arora V, nous intégrons les périphériques dont un processeur RISC-V a généralement besoin dans les instanciations matérielles", déclare Jim Gao, directeur principal du développement de solutions chez GOWIN. « Nous avons inclus un SerDes haut débit entièrement contrôlable pour les applications de communication, d’agrégation vidéo et d’accélération informatique de l’IA qui exigent des débits de données très élevés. D'autres fonctions instanciées incluent des modules Block RAM prenant en charge la correction d'erreur ECC, un GPIO à tensions multiples hautes performances et une architecture d'horloge de haute précision. Ces fonctions matérielles permettent d'économiser la structure programmable FPGA de jusqu'à 138 000 LUT pour l'implémentation logique unique des concepteurs.

À propos du FPGA GW5AST-138 basé sur RISC-V :

Le noyau dur AndesCore™ A25, fonctionnant à 400 MHz, prend en charge l'extension RISC-V P DSP/SIMD ISA (projet), les instructions à virgule flottante et de manipulation de bits simple et double précision, ainsi que la MMU pour les applications basées sur Linux. La plate-forme AE350 basée sur AXI/AHB est livrée avec des mémoires de niveau un, un contrôleur d'interruption, un module de débogage, un contrôleur matriciel de bus AXI et AHB, un pont AXI vers AHB et un ensemble de composants IP fondamentaux du bus AHB/APB pré-intégrés ensemble comme une conception de système. Le contrôleur DDR3 et le contrôleur SPI-Flash dans la structure FPGA sauvegardent les 32 Ko I-Cache et D-Cache de l'A25 après des échecs de cache. La DDR3 hors puce fournit une mémoire de données, SPI-Flash contient la mémoire d'instructions de l'A25 (codes copiés de SPI-Flash vers la DDR3 et le cache au démarrage). Outre les fonctions instanciées, la structure FPGA GOWIN GW5AST-138 offre 138 000 LUT pour une mise en œuvre de conception personnalisée. GOWIN EDA fournit un environnement de développement matériel FPGA facile à utiliser pour l'Arora V. L'environnement prend en charge plusieurs langages de programmation basés sur RTL, la synthèse, le placement et le routage, la génération et le téléchargement de flux binaires, l'analyse de puissance et l'analyseur logique intégré à l'appareil.

Prix ​​et disponibilité

Le FPGA GW5AST-138 avec SDK avec GOWIN_V1.9.9 Beta-3 sera disponible le 18 août via distribution.

À propos de GOWIN Semiconductor Corp.

Fondée en 2014, GOWIN Semiconductor Corp., dont le siège est en Chine et dont le siège social est spécialisé en R&D, a pour vision d'accélérer l'innovation des clients du monde entier grâce à nos solutions programmables. Nous nous concentrons sur l'optimisation de nos produits et sur la suppression des obstacles pour les clients utilisant des dispositifs logiques programmables. Notre engagement envers la technologie et la qualité permet aux clients de réduire le coût total de possession lié à l'utilisation du FPGA sur leurs cartes de production. Nos offres comprennent un large portefeuille de dispositifs logiques programmables, de logiciels de conception, de cœurs de propriété intellectuelle (IP), de conceptions de référence et de kits de développement. Nous nous efforçons de servir nos clients sur les marchés de la consommation, de l'industrie, des communications, de la médecine et de l'automobile dans le monde entier.